1. <code id="ya7qu"><span id="ya7qu"><label id="ya7qu"></label></span></code>

    <b id="ya7qu"><bdo id="ya7qu"></bdo></b>
    <wbr id="ya7qu"><optgroup id="ya7qu"><strike id="ya7qu"></strike></optgroup></wbr>
  2. <u id="ya7qu"><bdo id="ya7qu"></bdo></u>
    現在位置:范文先生網>理工論文>電子通信論文>高性能鎖相環PE3293及其應用

    高性能鎖相環PE3293及其應用

    時間:2023-02-21 00:12:01 電子通信論文 我要投稿
    • 相關推薦

    高性能鎖相環PE3293及其應用

    摘要:在無線通信中,降低頻率合成器的相位噪聲和抑制其相應的寄生輸出,一直是設計者追求的目標。PE3293是Peregrine公司生產的高性能1.8GHz/550MHz雙模整數分頻集成鎖相環電路,它具有超低的寄生輸出。文中介紹了PE3293的特點功能和組成原理,給出了PE3293在頻率綜合器設計中的應用電路。
      關鍵詞:頻率合成器;相位噪聲;寄生輸出;PLL;PE3293
      
      1引言
      
      在無線應用中,相位噪聲和寄生輸出是頻率合成器的關鍵參數。PHS、GSM和IS-54等相位調制蜂窩系統的RF系統設計均需要低噪聲的頻率合成模塊,同時頻率切換時間和寄生輸出的抑制對系統也很重要。頻率合成器作為一種高質量的信號源,與電子系統的性能有很大關系。在通信系統中,使用高穩定的信號源,可以充分利用頻率資源。實際上,在電子對抗、導航等電子系統中,高指標的信號源會給系統帶來良好的性價比,從而為系統設計師提供可靠的技術保障。
      
      頻率合成主要有直接式、鎖相式和直接數字式三種方法。其中直接式頻率合成法由于輸出的諧波、噪聲及寄生頻率均難以抑制而較少采用;目前廣泛采用的直接數字式頻率合成方法也面臨輸出頻率上限難以提高和寄生輸出難以抑制兩個難題。而鎖相式頻率合成器是七十年代鎖相技術發展和應用的結果,隨著集成化程度的越來越高,各種控制電路、程序分頻器、鑒頻/鑒相器等數字電路目前已可集成到一個芯片中。因此,現在,許多微波和毫米波頻率合成器的設計往往采用鎖相式的頻率合成方法來實現。
      
      2PE3293的特點功能
      
      2.1主要特點
      
      PE3293是Peregrine公司生產的一款高性能1.8GHz/550MHz雙模整數分頻集成鎖相環,它內部集成了脈沖整形電路、鑒頻/鑒相器電路、預分頻、程序分頻器、÷32/33和÷16/17兩個雙模式分頻器、控制電路和鎖相指示等電路。由于該IC采用了Peregrine的UTSiCMOS專利技術,因此,它的寄生輸出成分在整個工作頻段內都極低。PE3293具有以下特點:
      
      ●采用先進的寄生輸出抑制技術,具有非常好的相位噪聲特性和較高的頻率穩定度;
      
      ●具有÷32/33和÷16/17兩個雙模式分頻器?其中前者的工作頻率能達到1.8GHz,后者的工作頻率能達到500MHz;
      
      ●功耗很小,采用雙環工作模式時,其典型工作電流為4mA;
      
      ●工作電壓為2.7~3.3V;
      
      ●具有24腳BCC和20腳TSSOP兩種封裝形式;
      
      ●可用于PCS基站、CDMA和手持式無線產品中。
      
      2.2引腳說明
      
      PE3293具有圖1和圖2所示的兩種封裝形式?其中24腳BCC封裝只比20腳TSSOP封裝多4個保留引腳,其余引腳的引腳定義均相同,表1所列是20腳TSSOP封裝的引腳定義。
      
      表1PE3293(以20腳TSSOP封裝為例)的引腳定義
      
      序號名稱類型
      功能描述
      
      1N/C不連接2VDD電源,2.7~3.3V,需用一個電容就近旁路接地3CP1輸出PLL1內部的脈沖成形輸出,用作外部VCO的輸入驅動4GND地端5fin1輸入從PLL1(RR)VCO來的預分頻器輸入,最大頻率為1.8GHz6Dec1PLL1的電源去耦端,有必要用一個電容就近接地7VDD1PLL1預分頻器的電源,一般經3.3kΩ的電阻連到VDD8fr輸入參考頻率輸入9GND地端10f0LD輸出復用器輸出,包括PLL1和PLL2主計數器或參考計數器輸出/時鐘檢測信號,以及移位寄存器移出數據11Clock輸入CMOS時鐘輸入,在時鐘信號的上升沿,各種計數器的串行數據將送入21bit的移位寄存器12Data輸入二進制串行數據輸入,為CMOS輸入數據,MSB先,2bit的LSB為控制比特13LE輸入負載使能CMOS入,當LE為高時,21bit的串行移位移位寄存器中的數據字將被送入相應的四個鎖存器之一中(由控制比特決定)14VDD2輸出PLL1預分頻器的電源,使用時經3.3kΩ的電阻連到VDD015Dec2輸出PLL1的電源去耦端,有必要用一個電容就近接地16fin2輸入從PLL1(IF)VCO來的預分頻器輸入,最大頻率為500MHz17GND地端18CP2輸出PLL1內部的脈沖成形輸出,用作外部VCO的輸入驅動19VDD2.7~3.3V電源,需經一個電容就近接地20VDD電源,2.7~3.3V,需經一個電容就近接地
      3PE3293的組成原理
      
      PE3293的功能原理框圖如圖3所示,它主要由21-bit串行控制寄存器、一個復用輸出器以及鎖相環PLL1和PLL2組成。每個PLL都有一組除N的整數主計數器、一個參考計數器、一個鑒相器以及帶內部補償電路的內部脈沖成形器,而每個除N的整數主計數器則包括一個內部雙模預分頻器,可用作計數和小數累加。
      
      串行數據輸入端Data輸入的數據可在時鐘Clock的上升沿逐次移入21bit的移位寄存器,其中MSB?M16?最先輸入,當LE為高時,數據送入最后2位地址位所決定的21bit的移位寄存器的相應地址中。圖4所示是PE3293的寄存器位。如果將fLD用作數據輸出,那么移位寄存器中的S20的內容將在Clock的下降沿送入fLD,這樣,PE3293和相應的器件就構成了環狀結構。
      
      PLL1(RF)的VCO頻率fin1的大小與fr的值有關,它們之間的關系如下:
      
      fin1=[(32×M1)+A1+(F1/32)]×?fr/R1?
      
      值得注意的是,為了獲得連續的信道,必須滿足A1小于等于M1,而且fin1必須大于等于1024倍的(fr/R1)。
      
      PLL2(IF)的VCO頻率fin2的大小與fr的值有關,它們的關系如下:
      
      fin2=[16M2+A2+(F2/32)]×(fr/R2)
      
      同理,為了獲得連續的信道,必須滿足A2小于等于M2,fin2必須大于等于256倍的(fr/R2)。
      
      F1可用于決定PLL1的分頻比,如果F1為偶整數,那么,PE3293可自動化簡分頻數。比如,F1等于12時?分數12/32將自動化簡為3/8這樣,分母就可能為2,4,8,16和32。相應地,F2可用于決定PLL2的分頻比。
      
      圖4
      
      4PE3293的典型應用電路
      
      PE3293非常適合基于PCS基站的CDMA無線通信系統,它能保持很低的相位噪聲和寄生輸出成分,而且功耗非常低,使用也很方便,幾乎不需要多少外圍電路。它的另一個優點是具有一個高阻VCO輸入引腳,因此這就避免了在VCO、PLL和RF電路中使用功分器的麻煩。
      
      在頻率綜合器的設計中,環路濾波器的優化設計要權衡很多因素,環路帶寬一般定為步進頻率的10%。對二階環來說,PE3293可以提供快速的鎖定時間,而且環路帶寬的增加還可以減少鎖定時間,但過寬又會導致系統穩定性變差。如果對鎖定時間的要求不是很高的話,較窄的二階環可殘留較少的FM?而且不需要增加額外的器件;而三階環在鎖定時間和殘留FM中可進行較好的協調。PE3293器件中的PLL自帶接地電容和成形電路,其中PLL1自帶50pF的接地電容,而PLL2自帶100pF的接地電容。對于窄帶環路濾波來說,這些電容是相對透明的。但隨著環路帶寬的增加,內部電容將起主要作用,它將限制環路帶寬。而對大多數應用系統來說,這不是考慮的主要因素。比如,當PLL1用作步進頻率為80kHz時,環路帶寬可以為8kHz。這對于二階環和三階環的環路濾波器的設計來說,利用Peregrine公司的軟件Int-N_PD_LPF很容易實現。該軟件可以在Peregrine公司的主頁上免費下載。
      
      數據輸入端Data輸入的數據在時鐘輸入Clock的上升沿逐次移入21bit的移位寄存器且MSB(M16)在先,因此,當LE為高時,數據送入由圖4所示的最后2位地址位所決定的21bit移位寄存器的相應地址中。比如,當程序對計數器A1進行控制時,送入寄存器的最后兩比特(S0,S1)應為(1,1),計數器A1中的5比特位可以按表2設置。因此,在正常情況下,即使不用PLL2?IF??S16也應設為0。應注意的是,PE3293的工作模式、鑒相器極性和功率控制均可以由C10~C14和C20~C24來控制。
      
      表2PE3293的計數器設計表
      
      分頻比MSBLSB地址位S11S10S9S8S7S1S0A14A13A12A11A1011000000111000011120001011------11311111111
      在該頻率合成器的程序控制中,如果控制引腳處于低阻狀態,將有可能產生頻率波動現象,這種情況可以通過51Ω的串聯電阻來解決。在圖5中,第1、7、13、19和23為保留引腳,可以將其連接到地或電源。為了獲得最好的效果,Cin1(第5腳)應盡可能地靠近這些引腳,并對VCO部分接地引線采用RF布局布線技術,以免引入干擾。
      
      5結語
      
      本文介紹了PE3293的基本原理和應用方法,利用該專用集成芯片設計的頻率合成器具有較好的相位噪聲特性、鎖定時間和抑制寄生輸出。在偏置為1kHz時,該器件的相位噪聲小于60dBc/Hz,寄生輸出小于-70dBc;步進為100kHz時,鎖定時間小于2.3ms。
      

    【高性能鎖相環PE3293及其應用】相關文章:

    高性能DDS芯片AD9954及其應用08-06

    高性能數據采集系統芯片LM12H458及其應用08-06

    透鏡及其應用08-17

    離心現象及其應用08-17

    膠體的性質及其應用08-17

    電解原理及其應用08-17

    高性能VGA芯片AD8367原理及應用08-06

    高性能瀝青路面SUPERPAVE在美國的應用狀況08-06

    略談稅收籌劃及其應用08-07

    国产福利萌白酱精品tv一区_日韩亚洲中字无码一区二区三区_亚洲欧洲高清无码在线_全黄无码免费一级毛片
    1. <code id="ya7qu"><span id="ya7qu"><label id="ya7qu"></label></span></code>

      <b id="ya7qu"><bdo id="ya7qu"></bdo></b>
      <wbr id="ya7qu"><optgroup id="ya7qu"><strike id="ya7qu"></strike></optgroup></wbr>
    2. <u id="ya7qu"><bdo id="ya7qu"></bdo></u>
      久久免费视频第一页 | 日韩欧美国产一区精品 | 中文字幕一级二级 | 日韩精品中文在线一区二区有码动漫 | 日韩精品网曝流出久久 | 亚洲精品国产精品乱码无卡 |